SDA9361引脚功能及维修数据
SDA9361
DDC—PLUS偏转控制集成电路
●简介
SDA9361 DDC—PLUS偏转控制器的功用是偏转、保护,可用于4:3或16:9屏幕显示。该电路有V、H输出、EW校正、PW/PH校正等功能,上下东西校正是独立调整的,所有的偏转参数通过I2C总线进行调整。它有通用的行频PWM输出信号,行、场消隐时间可调整。控制信号SCAN为OSD、PIP等垂直位置的一个参考。它还有防EHT击穿(X射线保护)及CRT保护功能。该电路采用5V供电,P–NQFP—44–2封装。
●引脚功能与维修数据
(在熊猫C2926型机上测定)
引脚 符号 功能
1 CLKl 外部时钟输入
2 X1 参考振荡器输入,晶振
3 X2 参考振荡器输出,晶振
4 SDAT I2C总线数据
5 SCLK I2C总线时钟
6 RESN 复位输入,低电平有效
7 SCAN OSD垂直位置控制信号,PIP等
8 SCP 行和色脉冲组成的消隐信号(场消隐选择是通过I2C总线
9 VDD(D) 数字供电
10 Vss(D) 数字接地
11 VPROT 监视外部场输出(输入是来自反馈电阻的场锯齿波)
12 HPROT 监视El-IT(输入信号如:行反馈)
13 VDD(A) 模拟供电
14 D/A 1个I2C总线控制的直流电压输出
15 ABL 束电流输入
16 VssA1 模拟地
17 VREFN VREP,VERFH,VREF(接地)
18 VREFP lBEAM ADC,DAC,HPROT/VPROT接口参考电压
19 VDD(A2) 模拟供电
20 E/W 东/西光栅校正控制输出
21 VD+ 直流耦合场输出的控制信号输出
22 VD一 同VD十
23 Vss(A2) 模拟地
24 VREFL E/W—DAC,V—DAC低参考电压
25 VREFH E/W—DAC,V—DAC高参考电压
26 φ2 行延迟补偿的行反馈输入
27 PWM 控制信号输出
28 VSYNC 场同步输入
29 HD 行驱动控制信号输出
30 TEST 正常践作(TEST=L)和测试方式开关(TEST= H:7.27.31.32.33.40.44脚为附加测试脚) 0
31 FHl—2 1FH方式(L)和2FH方式(H)之间转换
32 CLEXT 内、外时钟开关*
33 SELFHl-2 1FH方式和2FH方式之间转换选择。SELFHl—2= 0:1FH/2FH是通过FHl—2端来选择;
SELFH1—2= 1:1FH/2FH是通过I2C总线寄存器OOH位D5来选择
34 VDD(A3) 模拟供电
35 HSYNC HSYNC输入(CLEXT= 1:TTL;CLEXT= 0:模拟)*
36 VREFC SYNCADC参考电压
37 Vss(A3) 模拟地
38 VDD(D) 数字供电
39 Vss(D) 数字地
40 SSD 软启动不使能
41 VSS(A4) 模拟地
42 LF PLL低通滤波
43 VDD(A4) 模拟供电
44 VOFFD VOFF位的缺省值(12C总线寄存器OOH位D7)
注:*外部时钟方式不能用33.75kHz和35kHz行频。
本页面信息由本站用户提供,如有侵犯您的知识产权,请致电本站,本站核实后将迅速删除!

